On the efficiency of transactional code generation: A GCC case study BC Honorio, JPL De Carvalho, AJ Baldassin 2018 Symposium on High Performance Computing Systems (WSCAD), 184-190, 2018 | 6 | 2018 |
Improving transactional code generation via variable annotation and barrier elision JPL De Carvalho, BC Honorio, A Baldassin, G Araujo 2020 IEEE International Parallel and Distributed Processing Symposium (IPDPS …, 2020 | 4 | 2020 |
Improving phased transactional memory via commit throughput and capacity estimation CM Morales, B Honorio, A Baldassin, G Araujo 2021 IEEE 33rd International Symposium on Computer Architecture and High …, 2021 | 3 | 2021 |
Accelerating graph applications using phased transactional memory CM Morales, R Murari, JPL de Carvalho, BC Honorio, A Baldassin, ... Euro-Par 2021: Parallel Processing: 27th International Conference on …, 2021 | 2 | 2021 |
Using OpenMP to detect and speculate dynamic DOALL loops BC Honorio, JPL de Carvalho, M Skaf, G Araujo International Workshop on OpenMP, 231-246, 2020 | 1 | 2020 |
Uma Revisão Sistemática sobre Estruturas de Dados em Dispositivos Persistentes Contemporâneos L Spagnol, B Honorio, A Baldassin, E Francesquini Simpósio em Sistemas Computacionais de Alto Desempenho (SSCAD), 109-120, 2024 | | 2024 |
Investigando Fatores de Desempenho em Dispositivos Persistentes L Spagnol, B Honorio, E Galvão, E Francesquini, A Baldassin Escola Regional de Alto Desempenho de São Paulo (ERAD-SP), 81-84, 2024 | | 2024 |
Avaliando o Impacto da Alocação de Memória em Sistemas com Memória Persistente OS Souza, B Honorio, A Baldassin Escola Regional de Alto Desempenho de São Paulo (ERAD-SP), 21-24, 2024 | | 2024 |
An Initial Performance Analysis of Persistent Memory Allocators C Munoz, B Honorio, L Bastelli, E Francesquini, A Baldassin Escola Regional de Alto Desempenho de São Paulo (ERAD-SP), 17-20, 2023 | | 2023 |
On the impact of mode transition on phased transactional memory performance C Munoz Morales, B Honorio, JPL de Carvalho, A Baldassin, G Araujo | | 2023 |
On the impact of mode transition on phased transactional memory performance CM Morales, B Honorio, JPL de Carvalho, A Baldassin, G Araujo Journal of Parallel and Distributed Computing 173, 126-139, 2023 | | 2023 |
Improving compiler-generated transactional code performance and programmability via language-level constructs= Melhorando o desempenho e a programabilidade de código … BC Honorio [sn], 2023 | | 2023 |
Using Barrier Elision to Improve Transactional Code Generation BC Honorio, JPL De Carvalho, CM Morales, A Baldassin, G Araujo ACM Transactions on Architecture and Code Optimization (TACO) 19 (3), 1-23, 2022 | | 2022 |
Melhorando o desempenho de aplicações transacionais através de anotações do programador BC Honorio Universidade Estadual Paulista (Unesp), 2018 | | 2018 |
Analisando as Deficiências de Desempenho Apresentadas pelo Suporte Transacional do GCC BC Honorio, A Baldassin, JPL de Caravalho Escola Regional de Alto Desempenho de São Paulo (ERAD-SP), 1-4, 2017 | | 2017 |